The multilevel inverters are pointed in the literature as one of the most suitable solutions for high-power applications, in medium and high voltage levels. These inverters are based on the association of converters, either in parallel or in series, aiming at processing smaller amount of the total output power in each converter. Generally, the output voltage and/or current are a staircase waveform and the output voltage has low harmonic distortion because of the used passive filters and/or modulation techniques. In this context, a novel approach on cascaded multilevel inverters is presented in this study. The proposed topology is based on the cascaded association of Buck EIE inverters, developed from the EIE active commutation cell. The output voltage is totally controlled and it follows a desired reference signal, which assures a low harmonic distortion without the necessity of using passive filters on the output of the converter. The level of voltage stress over the power semiconductor devices, especially switches and diodes, are kept low even for high voltage applications. Detailed circuit description is given as well as a complete theoretical analysis. The mathematical model for the three-level Buck EIE inverter is also presented and, in order to confirm the operation of the proposed topology, experimental results are here addressed.
A novel approach for cascaded multilevel inverters is presented in this paper. The proposed topology is based on the association of DC/DC converters developed from an active commutation cell called EIE. The multilevel Buck EIE inverter provides an AC output and low voltage stress levels over the power semiconductor devices. The output voltage is totally controlled and follows a reference signal, which assures low harmonic distortion for the output voltage without the necessity of using passive filters. Detailed circuit description is given as well as simulation and experimental results, in order to confirm the operation principle of the proposed topology. I. INTRODUÇÃONo intuito de viabilizar e garantir a operação de conversores de potência em elevados níveis de tensão ou corrente, tais como em drivers eletrônicos e compensadores estáticos, pode-se recorrer à associação de conversores estáticos e de células de comutação [1]. Essas associações constituem os denominados conversores multiníveis que, segundo pesquisa bibliográfica, tiveram seu primeiro registro na literatura há mais de 30 anos, em uma proposta de associação de duas células full-bridge [2][3][4]. Com o passar do tempo, novas topologias foram propostas e, atualmente, podese destacar dois grandes grupos de conversores multiníveis: topologias clamped e topologias cascateadas. Dentre as topologias clamped, destacam-se as associações diodeclamped e capacitor-clamped [5-6].As topologias clamped citadas são amplamente utilizadas devido ao número relativamente pequeno de interruptores utilizados e à ausência de fontes de alimentação independente para cada nível do conversor [7]. No entanto, para aplicações que requerem elevados níveis de corrente e/ou tensão, há uma grande limitação no uso destas topologias, uma vez que o número de componentes necessários (diodos e capacitores), bem como a tensão reversa em cada um deles e nos interruptores aumenta significativamente, diminuindo assim sua viabilidade econômica.As topologias em cascata, em seu arranjo convencional, possuem fontes de alimentação independentes para cada nível do conversor. Resumidamente, cada célula do conversor multinível em cascata é capaz de prover três níveis de tensão (0, +Vdc e -Vdc) e a tensão de saída total do conversor é representada pela soma das tensões advindas de cada nível do conversor.Conversores baseados na topologia cascateada apresentam vantagens, principalmente em função de sua implementação modular e viabilidade de utilização em aplicações com elevados níveis de tensão ou corrente [8]. Cabe ressaltar que estudos apontam para uma redução de até 15% no valor do custo de implementação, quando utilizada esta topologia [9].Diante do exposto, este artigo contribui com a apresentação de uma nova abordagem da topologia cascateada, por meio da implementação de um novo arranjo topológico denominado Inversor Multinível Buck EIE. Este arranjo possui como principal vantagem a possibilidade de ser utilizado em aplicações de elevada tensão, sem que os dispositivos interruptores sofram sever...
A novel proposal of multilevel inverter is presented in this paper. The concept of the proposed topology is based on the association of Buck EIE converters in order to constitute a multilevel inverter and to provide an ac output voltage with low harmonic distortion and low voltage stress over the power semiconductor devices. The output voltage provided by the proposed multilevel is totally controlled and follows a reference signal, which assures low harmonic distortion without the necessity of using passive filters. Detailed circuit description is given and simulation results are also presented in order to confirm the operation of the proposed topology.
scite is a Brooklyn-based organization that helps researchers better discover and understand research articles through Smart Citations–citations that display the context of the citation and describe whether the article provides supporting or contrasting evidence. scite is used by students and researchers from around the world and is funded in part by the National Science Foundation and the National Institute on Drug Abuse of the National Institutes of Health.
hi@scite.ai
10624 S. Eastern Ave., Ste. A-614
Henderson, NV 89052, USA
Copyright © 2024 scite LLC. All rights reserved.
Made with 💙 for researchers
Part of the Research Solutions Family.